2.
加法器
2. T触发器将相同的输入分配给JK触发器的j和k。
3、计数器的同步清零、异步清零、同步置位、异步置位这四个概念如何理解?
同步清零是将清零信号与时钟信号进行与或与非处理后输入到清零端。 异步清零的清零信号直接输入到清零端子。
同步清零保证时钟有效期内状态不会改变。
也就是说,同步清零必须与时钟同步触发,而异步清零则不关心时钟上升沿是否到来。
5.时序逻辑电路的分类
按触发动作特性分:同步时序逻辑电路、异步时序逻辑电路
10 --- 同步设置号码为1001
10 ---异步清零1010
6.如何描述时序逻辑电路的功能
逻辑方程
Z=F1(X,Qn)——输出方程
Y=F2(X,Qn)——驱动方程
Qn+1=F3(Y,Qn)——状态方程
7、同步整定:输入端子收到整定信号后,只为整定创造条件。 还需要输入另一个计数脉冲CP,计数器才能设定预置数。
Q0Q1Q2Q3的连接方式为最终状态
D0D1D2D3的连接方式为初始状态
8、同步级联和异步级联
下图的连接方式称为同步级联,因为两个74160的时钟输入端连接在一起,可以在统一的时钟脉冲下同步工作。
输出RCO对应的标识符为3CT=9,其中CT=9表示当计数器的状态为Q3Q2Q1Q0=101,即十进制数9时,RCO将变为高电平1。
9. 同步触发和边沿触发
在同步触发器CP为高电平期间,输入信号发生多次变化,触发器也相应翻转多次。
边沿触发的共同特点是:
触发器的状态仅取决于 CP 信号的上升沿或下降沿到达时输入的逻辑状态。
10.
颜氏教材:7.19、7.20、7.23、7.27
8.5, 8.8
颜氏教材P341
6.3、6.6、6.11、6.17、6.18、6.30、6.35
颜氏教材P201
4.8、4.9、4.12、4.17、4.22、4.24、4.34、4.36
触发知识巩固作业,250页教材:5.5、5.9、5.12、5.14、5.15、5.21
颜氏教科书
P56 2.4(b)、2.6(b)、2.8、2.10(4)(6)、
2.11(5); 2.13(8); 2.15(4); 2.20(2);
2.21(3)
电平触发
当触发信号为有效电平(高或低)时,输入信号进入触发器电路并将触发器设置为相应的状态。 触发信号变为无效电平后,输入信号被阻断,保持触发状态。
整个过程中状态随着有效信号的变化而变化。
脉冲触发
实现常用的主从结构,即主从触发器串联,触发信号反相。 以正脉冲触发为例,当触发信号为高电平时,输入信号进入主触发,设置主触发状态; 触发变低后,输入信号被阻断,保持主触发状态。 同时,从触发 的状态是根据主触发的状态来确定的。
信号可能只会改变一次。根据最新
颜氏教材5.12
边沿触发
是指接收到的时钟脉冲CP的某个约定跳变(正跳变或负跳变)到来时的输入数据。 在CP=1和CP=0期间以及当CP的非同意转变到达时不接收数据的触发器。 仅与当时的状态相关。
触发器Sd和Rd的功能(转)
1)Sd设置为端子1; Rd设置为端子0; 2)当电路输入为Sd、Rd时,高电平有效。 当Sd=1时,电路输出Q=1; 当Rd=1时,电路输出Q=0; 5.4 计数器
同步置位/清零包含在周期内,异步置位/清零不包含在周期内。
当CP0与CP相连时,它与Q0一起组成一个二进制计数器。
当CP1与CP相连时,它与Q3、Q2、Q1一起构成五进制计数器。
当CP0与CP相连,CP1与Q0相连时,为异步十进制(8421代码)计数器。
当CP1连接到CP,CP0连接到Q3时,它是一个异步十进制(5421代码)计数器。
当您看到 R 和 S 时,您通常会想到 RS 锁存器。 一个设置为 0,另一个设置为 1,S9 应设置为 9。
数据选择器功能
应用数据选择器时要注意真值表如何写
根据语言画出电路图,注意括号的顺序和含义(输出、输入)
无外部电压,V+=VCC*2/3,V_=1/3*vcc
有外部电压,V+=外部电压,V_=外部电压*1/2
施密特电路:V1T+=V2T_=V0
多谐振荡器:无
暂时稳定状态为1/3VCC至2/3VCC
单稳态电路:连接至V2T
暂时稳定状态为0至2/3VCC
zhuanlan.zhihu.com/p/338255650
施密特触发器
>2/3VCC变化
中间保持不变
十进制到二进制的转换:整数除法、十进制乘法
二进制--B 八进制--O 十进制--D 十六进制--H
如何找到反码?
显然积分电路输入为脉冲,正数的补码等于其原码; 而负数的补码可以保留其符号位,将原码的数字位逐位取反即可得到。
如何找到补码?
显然,正数的补码等于其原码; 而负数的补码可以保留其符号位,得到其补码,然后在最后一位加1。
逻辑代数中常用的公式
逻辑运算定理
对偶定理并不用逆变量代替原变量
最短期限和最长期限
约束项=0积分电路输入为脉冲,任意项=1,无关项=X
你必须能够判断AND(二极管面向输入)、OR(二极管背向输入)、NOT(小圆圈)门电路的电路图
CMOS 与非门(P(向外)和 N(向内)串)
CMOS或非门(N并P串联)
传输门
TTL电路
T1不反转,T2反转
F2不是AB
OC门和三态门
菱形应代表 OC 门
三态门用“▽”表示输出是三态的。
竞争与冒险
排除方法:增加滤波电容、引入选通脉冲、修改逻辑设计等。
数据选择器扩展
BCD码(0001 0110 1001) BCD码代表十进制
(1 6 8)
环形计数器和扭环计数器的区别
TTL未使用的输入可以悬空
CMOS未使用的输入端不能悬空
F*表示对偶表达式
逻辑代数中的对偶性:如果将逻辑函数表达式F中的“·”全部改为“+”,则“+”变成“·”,“0”变成“1”,“1”变成“0”
最小项之和与最大项乘积之间的关系:相反
余3码(余3码)是8421BCD码与0011相加形成的未加权码。由于每个字符码比对应的8421码多3,所以称为余3码。
标准乘积之和与标准和乘积的公式?
加法器和减法器
自启动:无闭环
不自启动:有一个封闭的圆圈
环形振荡器:
五个相同的反相器从头到尾连接起来,形成环形振荡器。 现在测量输入信号的重复频率为10MHz,每个门的平均传输延迟时间为10ns。
添加计数器
倒柜台
续:1.4 不导通:=V11
blog.csdn.net/qq_44009107/article/details/103885151
2,3,5,6
响铃计数器:Q终端接入
扭环计数器:Q'终端接入
什么是有效循环和无效循环?
序列信号发生器
为什么一个 ln2 和一个 ln3
环形振荡器利用延迟负反馈来产生振荡。 它是利用门电路的传输延迟时间将奇数个反相器首尾相连而成。
转换错误
转换错误
标准和与标准乘积之和的乘积